留学群专题频道嵌入式栏目,提供与嵌入式相关的所有资讯,希望我们所做的能让您感到满意! IEEE(Institute of Electrical and Electronics Engineers,美国电气和电子工程师协会)对嵌入式系统的定义:“用于控制、监视或者辅助操作机器和设备的装置”。原文为:Devices Used to Control,Monitor or Assist the Operation of Equipment,Machinery or Plants)。嵌入式系统是一种专用的计算机系统,作为装置或设备的一部分。通常,嵌入式系统是一个控制程序存储在ROM中的嵌入式处理器控制板。事实上,所有带有数字接口的设备,如手表、微波炉、录像机、汽车等,都使用嵌入式系统,有些嵌入式系统还包含操作系统,但大多数嵌入式系统都是由单个程序实现整个控制逻辑。 从应用对象上加以定义,嵌入式系统是软件和硬件的综合体,还可以涵盖机械等附属装置。国内普遍认同的嵌入式系统定义为:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗等严格要求的专用计算机系统。
08-08
嵌入式系统设计师考试属于全国计算机技术与软件专业技术资格考试(简称计算机软件资格考试)中的一个中级考试,难度相对来说属于中等水平。不过,对于任何考试而言,复习一定是必不可少的,今天,留学群为考生朋友们准备了嵌入式系统设计师考试的相关说明和考试范围,一起来了解一下吧!
嵌入式系统设计师考试大纲在2020年进行了改版,考生可以购买新版考纲进行复习,以下为大家整理了往年嵌入式系统设计师考试大纲内容,供大家参考。
一、考试说明
1、考试目标
通过本考试的合格人员能根据项目管理和工程技术的实际要求,按照系统总体设计规格进行软、硬件实际,编写系统开发规格说明书等相应的文档;组织和指导嵌入式系统靠法实施人员实施硬件电路、编写和调试程序,并对嵌入式系统硬件设备和程序进行优化和集成测试,开发出符合系统总体设计要求的高质量嵌入式系统;具有工程师的实际工作能力和业务水平。
2、考试要求:
(1)掌握科学基础知识;
(2)掌握嵌入式系统的硬件、软件知识;
(3)掌握嵌入式系统分析的方法;
(4)掌握嵌入式系统设计与开发的方法及步骤;
(5)掌握嵌入式系统实施的方法;
(6)掌握嵌入式系统运行维护知识;
(7)了解信息化基础知识、信息技术引用的基础知识;
(8)了解信息技术标准、安全,以及有关法律的基本知识;
(9)了解嵌入式技术发展趋势;
(10)正确阅读和理解计算机及嵌入式领域的英文资料。
3、考试科目
(1)嵌入式系统基础知识,考试时间为150分钟,笔试,选择题;
(2)嵌入式系统应用技术(案例分析),考试时间为150分钟,笔试,问答题。
二、考试范围
考试科目1:嵌入式系统基础知识
1.计算机科学基础
1.1数制及转换
·二进制、八进制、十进制和十六进制等常用数制及其相互转换
1.2数据的表示
·数的机内表示(原码、反码、补码、移码,定点和浮点,精度和溢出)
·字符、汉字、声音、图像的编码方式
·校验方法和校验码(奇偶验码、海明校验码、循环校验码)
1.3算术和逻辑运算
·计算机中的二进制数运算方法
·逻辑代数的基本运算和逻辑表达式的化简
1.4计算机系统结构和重要部件的基本工作原理
· CPU和存储器的组成、性能、基本工作原理
·常用I/O设备、通信设备的性能,以及基本工作原理
·I/O接口的功能、类型和特点
·虚拟存储存储基本工作原理,多级存储体系
1.5安全性、可靠性与系统性能评测基础知识
·诊断与容错
·系统可靠性分析评价
·计算机系统性能评测方法
2.嵌入式系统硬...
“电平转换电路”是嵌入式系统开发技术工程师考试的重点难点 ,还请广大考生注意,以免踩入考试的盲点,在这里小编给你更新考试的知识点,关注一下此网站吧!
嵌入式系统开发技术工程师考试的重点难点:电平转换电路
电平转换电路
(1)数字集成电路可以分为两大类:双极型集成电路(TTL)、金属氧化物半导体(MOS)。
(2)CMOS电路由于其静态功耗极低,工作速度较高,抗干扰能力较强,被广泛使用。
(3)解决TTL与CMOS电路接口困难的办法是在TTL电路输出端与电源之间接一上拉电阻R,上拉电阻R的取值由TTL的高电平输出漏电流IOH来决定,不同系列的TTL应选用不同的R值。
旧设备逻辑电平转换接口时可能需要使用较小的几何尺寸工艺新设备。对于像I2C总线的双向总线系统,如电平转换器也必须是双向的,无需方向控制信号的需要。最简单的方式来解决这个问题是每个总线连接一个独立的MOS场效应管。
AN10441
Level shifting techniques in I2C-bus design
Rev. 01 ― 18 June 2007 Application note
Document information
Info Content
Keywords I2C-bus, level shifting
Abstract Logic level shifting may be required when interfacing legacy devices with
newer devices that use a smaller geometry process. For bidirectional bus
systems like the I2C-bus, such a level shifter must also be bidirectional,
without the need of a direction control signal. The simplest way to solve
this problem is by connecting a discrete MOS-FET to each bus line.
NXP Semiconductors ……
推荐阅读:
“总线电路及信号驱动”是嵌入式系统开发技术工程师考试的重点难点 ,还请广大考生注意,以免踩入考试的盲点,在这里小编给你更新考试的知识点,关注一下此网站吧!
嵌入式系统开发技术工程师考试的重点难点:总线电路及信号驱动
总线电路及信号驱动
(1)总线是各种信号线的集合,是嵌入式系统中各部件之间传送数据、地址和控制信息的公共通路。在同一时刻,每条通路线路上能够传输一位二进制信号。按照总线所传送的信息类型,可以分为:数据总线(DB)、地址总线(AB)和控制总线(CB)。
(2)总线的主要参数:
总线带宽:一定时间内总线上可以传送的数据量,一般用MByte/s表示。总线宽度:总线能同时传送的数据位数(bit),即人们常说的32位、
64位等总线宽度的概念,也叫总线位宽。总线的位宽越宽,总线每秒数据传输率越大,也就是总线带宽越宽。
总线频率:工作时钟频率以MHz为单位,工作频率越高,则总线工作速度越快,也即总线带宽越宽。
总线带宽=总线位宽×总线频率/8,单位是MBps。
常用总线:ISA总线、PCI总线、IIC总线、SPI总线、PC104总线和CAN总线等。
(3)只有具有三态输出的设备才能够连接到数据总线上,常用的三态门为输出缓冲器。
(4)当总线上所接的负载超过总线的负载能力时,必须在总线和负载之间加接缓冲器或驱动器,最常用的是三态缓冲器,其作用是驱动和隔离。
(5)采用总线复用技术可以实现数据总线和地址总线的共用。但会带来两个问题:
A、需要增加外部电路对总线信号进行复用解耦,例如:地址锁存器。
B、总线速度相对非复用总线系统低。
(6)两类总线通信协议:同步方式、异步方式。
(7)对总线仲裁问题的解决是以优先级(优先权)的概念为基础。
推荐阅读:
01-02
“嵌入式微处理器体系结构”是嵌入式系统开发技术工程师考试的重点难点 ,还请广大考生注意,以免踩入考试的盲点,在这里小编给你更新考试的知识点,关注一下此网站吧!
嵌入式系统开发技术工程师考试的重点难点:嵌入式微处理器体系结构
嵌入式微处理器体系结构
(1)冯诺依曼结构:程序和数据共用一个存储空间,程序指令存储地址和数据存储地址指向同一个存储器的不同物理位置,采用单一的地址及数据总线,程序和数据的宽度相同。例如:8086、ARM7、MIPS…
(2)哈佛结构:程序和数据是两个相互独立的存储器,每个存储器独立编址、独立访问,是一种将程序存储和数据存储分开的存储器结构。例如:AVR、ARM9、ARM10…
(3)CISC与RISC的特点比较(参照教程22页)。计算机执行程序所需要的时间P可以用下面公式计算:P=I×CPI×T
I:高级语言程序编译后在机器上运行的指令数。
CPI:为执行每条指令所需要的平均周期数。
T:每个机器周期的时间。
(4)流水线的思想:在CPU中把一条指令的串行执行过程变为若干指令的子过程在CPU中重叠执行。
(5)流水线的指标:
吞吐率:单位时间里流水线处理机流出的结果数。如果流水线的子过程所用时间不一样长,则吞吐率应为最长子过程的倒数。
建立时间:流水线开始工作到达最大吞吐率的时间。若m个子过程所用时间一样,均为t,则建立时间T=mt。
(6)信息存储的字节顺序A、存储器单位:字节(8位)
B、字长决定了微处理器的寻址能力,即虚拟地址空间的大小。
C、32位微处理器的虚拟地址空间位232,即4GB。
D、小端字节顺序:低字节在内存低地址处,高字节在内存高地址处。
E、大端字节顺序:高字节在内存低地址处,低字节在内存高地址处。F、网络设备的存储顺序问题取决于OSI模型底层中的数据链路层。
推荐阅读:
“逻辑电路基础”是嵌入式系统开发技术工程师考试的重点难点 ,还请广大考生注意,以免踩入考试的盲点,在这里小编给你更新考试的知识点,关注一下此网站吧!
嵌入式系统开发技术工程师考试的重点难点:逻辑电路基础
逻辑电路基础
(1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。
(2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。
(3)时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。
(4)真值表、布尔代数、摩根定律、门电路的概念。
(5)NOR(或非)和NAND(与非)的门电路称为全能门电路,可以实现任何一种逻辑函数。
(6)译码器:多输入多输出的组合逻辑网络。
每输入一个n位的二进制代码,在m个输出端中最多有一个有效。当m=2n是,为全译码;当m<2n时,为部分译码。
(7)由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED时,较多采用低电平驱动方式。液晶七段字符显示器LCD利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。
(8)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。
(9)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:电平触发方式:具有结构简单的有点,常用来组成暂存器。
边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。
推荐阅读:
2018年3月计算机等级考试即将开始啦,小编在这里为考生们整理了2018年计算机三级嵌入式系统开发强化习题,希望能帮到大家,想了解更多资讯,请关注留学群的及时更新哦。
2018年计算机三级嵌入式系统开发强化习题4
1. 单片出现在20世纪( A )
Α.70年代
B.80年代
C.90年代
D.60年代
2. 十进制数123,用二进制表达为( C )
Α.1111101
B.1111100
C.1111011
D.1111010
3. ARM采用定长指令格式,所有指令都是( B )
Α.64位
B.32位
C.16位
D.8位
4. 以下说法错误的是( D )
Α.寄存器的速度最快
B.寄存器容量最小
C.一般用来存储计算的操作数和结果
D.寄存器位于处理器外部
5. 不能决定总线功能的强弱以及适应性的信号线是( C )
Α.控制信号线
B.时序信号线
C.中断信号线
D.备用信号线
6. 在做低功耗优化时,以下说法错误的是( A )
Α.采用什么算法与降低功耗无关
B.在采集系统中应尽量降低采集速率
C.在通讯模块中应尽量提高传输的波特率
D.CPU的工作时间与降低功耗有关
7. 以下说法错误的是( A )
Α.程序就是进程
B.程序是静态的
C.线程响应度高
D.进程是动态的
8. 以下不是引导程序的是( D )
Α.VIVI
B.U-Boot
C.BLOB
D.RT-Linux
9. GDB中,终止被调试的程序可以使用命令( B )
Α.clear
B.kill
C.stop
D.make
10.1024MB等于( B )
Α.1TB
B.1GB
C.1KB
D.1B
推荐阅读:
<...
2018年3月计算机等级考试即将开始啦,小编在这里为考生们整理了2018年计算机三级嵌入式系统开发强化习题,希望能帮到大家,想了解更多资讯,请关注留学群的及时更新哦。
2018年计算机三级嵌入式系统开发强化习题3
1. 以下不属于嵌入式系统应用领域的是( D )
Α.消费类电子产品
B.工业控制
C.军工航天
D.办公系统
2. 十进制数100,用二进制表达为( D )
Α.1100111
B.1100010
C.1100101
D.1100100
3. ARM采用定长指令格式,所有指令都是32位,Bit[19:16]为( D )
Α.目标寄存器编码
B.永远是0
C.指示本指令操作是否影响CPSR的值
D.第一个操作数寄存器
4. EMPU只指( B )
Α.嵌入式微控制器
B.嵌入式微处理器
C.嵌入式数字信号处理器
D.嵌入式片上系统
5. 能确定总线功能的强弱以及适应性的是( C )
Α.备用线
B.地线
C.中断信号线
D.数据线
6. 以下不是选择嵌入式系统编程语言的衡量标准的是( A )
Α.以下都不是
B.多任务支持
C.程序控制结构
D.异常事件处理
7. 以下说法错误的是( B )
Α.线程响应度高
B.程序是动态的
C.程序不是进程
D.进程是动态的
8. 以下不是Boot Loader的是( C )
Α.VIVI
B.U-Boot
C.RT-Linux
D.BLOB
9. GDB中,显示帮助信息的命令是( B )
Α.show
B.help
C.see
D.browse
10.1TB等于( C )
Α.1024B
B.1024KB
C.1024GB
D.1024MB
推荐阅读:
2018年3月计算机等级考试即将开始啦,小编在这里为考生们整理了2018年计算机三级嵌入式系统开发强化习题,希望能帮到大家,想了解更多资讯,请关注留学群的及时更新哦。
2018年计算机三级嵌入式系统开发强化习题2
1. 世界上第一台计算机诞生在( B )
Α.英国
B.美国
C.法国
D.苏联
2. 十进制数123,用十六进制表达为( C )
Α.70
B.7A
C.7B
D.7C
3. ARM采用定长指令格式,所有指令都是32位,Bit[15:11]为( B )
Α.第一个操作数寄存器
B.目标寄存器编码
C.指示本指令操作是否影响CPSR的值
D.永远是0
4. EDSP只指( B )
Α.嵌入式微控制器
B.嵌入式数字信号处理器器
C.嵌入式微处理
D.嵌入式片上系统
5. 能确定数据传输的宽度的是( A )
Α.数据线
B.时序信号线
C.中断信号线
D.电源线
6. 以下是选择嵌入式系统编程语言的衡量标准的是( D )
Α.异常事件处理
B.多任务支持
C.程序控制结构
D.以上都是
7. 以下说法正确的是( A )
Α.线程响应度高
B.程序是动态的
C.程序就是进程
D.进程是静态的
8. 以下是嵌入式系统的是( D )
Α.VIVI
B.U-Boot
C.BLOB
D.RT-Linux
9. GDB中,显示表达式的值使用命令( A )
Α.display
B.show
C.info
D.list
10.1024KB等于( C )
Α.1TB
B.1B
C.1MB
D.1GB
推荐阅读:
2018年3月计算机等级考试即将开始啦,小编在这里为考生们整理了2018年计算机三级嵌入式系统开发强化习题,希望能帮到大家,想了解更多资讯,请关注留学群的及时更新哦。
2018年计算机三级嵌入式系统开发强化习题1
1. 以下不是嵌入式系统应用领域的是( A )
Α.通用软件
B.工业控制
C.消费类电子产品
D.机器人
2. 十进制数100,用十六进制表达为( C )
Α.62
B.63
C.64
D.65
3. ARM采用定长指令格式,所有指令都是32位,Bit[24:21]为( B )
Α.目标寄存器编码
B.操作符编码
C.第一个操作数寄存器
D.永远是0
4. 80486处理器是( B )
Α.64位处理器
B.32位处理器
C.16位处理器
D.8位处理器
5. 决定地线分别方式的线称为( D )
Α.备用线
B.控制线
C.电源线
D.地线
6. 打包结束后得到的是一个( A )
Α.二进制文件
B.文本文件
C.源文件
D.汇编文件
7. 以下有关进程和程序的说法正确的是( ABC )
Α.进程是动态
B.程序是静态的
C.一个程序可以对应多个进程
D.一个进程可以对应多个程序
8. 以下是嵌入式操作系统的是( D )
Α.U-Boot
B.VM Ware
C.EVC
D.Windows CE
9. GDB中,用来删除断点的命令是( B )
Α.kill
B.clear
C.make
D.break
10.1MB等于( C )
Α.1024B
B.1024GB
C.1024KB
D.8bit
推荐阅读:
2018年3月计算机等级考试临近,小编在这里为考生们整理了2018年3月计算机三级嵌入式系统开发习题答案汇总,希望能帮到大家,想了解更多资讯,请关注留学群的及时更新哦。
2018年3月计算机三级嵌入式系统开发习题答案汇总 | |
1 | 2018年3月计算机三级嵌入式系统开发习题答案一 |
2 | 2018年3月计算机三级嵌入式系统开发习题答案二 |
3 |
嵌入式推荐访问